Em termos de organização e arquitetura de computadores, é correto afirmar que
quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória, ele não necessita de intervenção da CPU.
para ler ou escrever dados de ou para a memória, usando o DMA, o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa.
em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento.
o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S.
o barramento EISA, além de contar com uma conexão dedicada com o controlador de memória, sem prejudicar o tráfego CPU−memória, também conecta na outra extremidade periféricos de alta largura de banda.
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...