Engenharia de Telecomunicações - Geral - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Dado o seguinte trecho de código em System Verilog.
... rand bit [3:0] Instr; rand bit [3:0] ALU_OP; constraint todos_os_valores { (Instr != 4d0) -> (ALU_OP == 4d0); } Qual a probabilidade de se ter Instr == 4d0 e ALU_OP == 4d3?{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...