Engenharia Elétrica - Eletrônica Analógica - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Um engenheiro realizou alguns testes com um transistor MOSFET de canal N para tentar caracterizá-lo. Ele estudou a variação das tensões entre porta e fonte (VGS), e entre dreno e fonte (VDS). Sendo assim, analise as seguintes asserções feitas:
I) Para uma tensão VGS fixa, acima da tensão de limiar (Vt), variando-se a tensão VDS existe um valor desta última que faz com que o transistor entre na região de saturação.
II) Se VDS = VGS - Vt, a diferença de potencial entre porta e dreno fica igual à tensão de limiar (Vt), e o canal atinge sua largura máxima, ponto a partir do qual mudanças em VDS têm pouco efeito sobre o valor de corrente entre fonte e dreno, e o transistor se diz saturado.
Com relação a estas assertivas, pode-se afirmar que:
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...