Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2010
O circuito acima representa uma porta lógica digital implementada com a tecnologia NMOS. Os transistores de chaveamento (com entradas vA e vB) são idênticos e do tipo enriquecimento, mas o transistor de carga é do tipo depleção. As tensões de limiar dos transistores de chaveamento e carga são 1 V e -3 V, respectivamente. Para esse circuito, o nível lógico alto (1 digital) é definido como qualquer tensão analógica compreendida entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas peculiaridades:
I se pelo menos um dos transistores de chaveamento operar com entrada em 5 V, a tensão de saída vO não excederá 0,3 V;
II somente com ambas as entradas simultaneamente no nível lógico baixo, a saída atinge o nível lógico alto.
Com base nessas informações, julgue os itens subsequentes.
O circuito desempenha a função de porta NAND (complemento da porta lógica E) de duas entradas.
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...