Lista completa de Questões sobre Arquitetura de Computadores para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Ciência da Computação - Arquitetura de Computadores - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2012
Julgue os itens seguintes, que versam sobre RAID (Redundant Array of Indenpendent Disks).
Em um arranjo de discos em RAID 5, é suportada a falha de até dois discos sem que sejam comprometidas a integridade e a disponibilidade dos dados armazenados.
Ciência da Computação - Arquitetura de Computadores - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2012
Julgue os itens seguintes, que versam sobre RAID (Redundant Array of Indenpendent Disks).
Em um arranjo de RAID tipo 0 que utilize dois discos e tenha outro de spare, em caso de problemas com um dos discos do arranjo, é possível manter os dados íntegros e dois discos em funcionamento.
Ciência da Computação - Arquitetura de Computadores - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2012
Acerca dos tipos e características do RAID, é correto afirmar que
RAID 5, também conhecido como paridade distribuída intercalada por blocos, espalha os dados em todos os discos do arranjo e a paridade em um disco exclusivo, havendo redundância em nível de blocos e redundância em nível lógico.
RAID 6 tem similaridade com o RAID 5, porém, nessa solução, os dados e informações extras e códigos para correção de erros, para proteger contra múltiplas falhas, ficam espalhados em todos os discos do conjunto.
RAID 01, combinação do RAID 0 com o RAID 1, provê bom desempenho e boa confiabilidade, porém, possui como desvantagem não poder ser implementado no hardware do array de armazenamento.
RAID 0 se refere a arrays de discos com espelhamento no nível de blocos com redundância em nível lógico e paridade nos discos espelhados.
RAID 1 se refere a arrays de discos com espalhamento no nível de blocos sem redundância em nível lógico e sem paridade nos discos espalhados.
Ciência da Computação - Arquitetura de Computadores - Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP) - 2012
Um processador típico possui diversos componentes, dentre eles, a Unidade Lógica Aritmética, que realiza operações como:
I. deslocamento de bits de uma palavra;
II. subtração e decremento;
III. operação em ponto flutuante.
Sobre as operações, está correto o contido em
I, apenas.
I e II, apenas.
I e III, apenas.
II e III, apenas.
I, II e III.
Ciência da Computação - Arquitetura de Computadores - Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP) - 2012
A arquitetura de Harward de processadores se baseia em diversos componentes, representados na figura a seguir.
Uma associação correta aos blocos constitutivos dessa arquitetura é:
1-Unidade Lógica e Aritmética; 2-Memória de Instruções; 3-Unidade de Controle; 4-Memória de Dados; 5-Entradas e Saídas.
2-Unidade Lógica e Aritmética; 3-Memória de Instruções; 4-Unidade de Controle; 5-Memória de Dados; 1-Entradas e Saídas.
3-Unidade Lógica e Aritmética; 4-Memória de Instruções; 5-Unidade de Controle; 1-Memória de Dados; 2-Entradas e Saídas.
4-Unidade Lógica e Aritmética; 5-Memória de Instruções; 1-Unidade de Controle; 2-Memória de Dados; 3-Entradas e Saídas.
5-Unidade Lógica e Aritmética; 1-Memória de Instruções; 2-Unidade de Controle; 3-Memória de Dados; 4-Entradas e Saídas.
Ciência da Computação - Arquitetura de Computadores - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2012
Acerca de arquiteturas computacionais para processamento de alto desempenho e alta disponibilidade, julgue os próximos itens.
No modelo de computação em grid, diversos nodos de processamento são coordenados para operarem como se fossem um único sistema, por meio de técnicas de compartilhamento de memória secundária.
Ciência da Computação - Arquitetura de Computadores - Fundação de Apoio ao Desenvolvimento da UEL (FAUEL) - 2012
O valor HEXADECIMAL 1F5D é equivalente ao seguinte valor em base binária:
0001111101011101
8028
0001111101011100
1001111101011101
Em termos de organização e arquitetura de computadores, é correto afirmar que
quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória, ele não necessita de intervenção da CPU.
para ler ou escrever dados de ou para a memória, usando o DMA, o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa.
em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento.
o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S.
o barramento EISA, além de contar com uma conexão dedicada com o controlador de memória, sem prejudicar o tráfego CPU−memória, também conecta na outra extremidade periféricos de alta largura de banda.
O paralelismo tem sido uma das formas mais utilizadas na busca de maior velocidade nos computadores e pode ser introduzido em diferentes níveis, do mais baixo até o mais alto. O paralelismo, no qual uma instrução ou uma sequência de instruções emite múltiplas operações que podem ser executadas em paralelo por diferentes unidades funcionais, pode ser definido como de nível
baixo e fracamente acoplado.
baixo e fortemente acoplado.
intermediário e fracamente acoplado.
alto e fortemente acoplado.
alto e fracamente acoplado.
Uma arquitetura em camadas
possui apenas 3 camadas, cada uma realizando operações que se tornam progressivamente mais próximas do conjunto de instruções da máquina.
tem, na camada mais interior, os componentes que implementam as operações de interface com o usuário.
pode ser combinada com uma arquitetura centrada nos dados em muitas aplicações de bancos de dados.
tem, como camada intermediária, o depósito de dados, também chamado de repositório ou quadronegro.
tem, na camada mais externa, os componentes que realizam a interface com o sistema operacional.
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...