Lista completa de Questões de Engenharia de Telecomunicações do ano 2006 para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Considere a figura abaixo.
Dados: β=100; RC=3kΩ; RL=2kΩ; RB=10kΩ; ri=1kΩ
A figura mostra o circuito correspondente ao modelo para sinais de um estágio transistorizado. De acordo com os valores fornecidos para os componentes, o ganho de tensão
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Considere a figura abaixo.
O componente eletrônico cuja curva característica V x I é mostrada na figura trata-se de um:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Um FPGA pode ter sua capacidade estimada em função do número de flip-flops a serem programados. Deseja-se usar um FPGA para admitir 2 multiplexadores de 4 entradas, 5 somadores de 4 bits, 10 contadores de 4 bits, 4 registradores de deslocamento de 8 bits e 20 registradores D de 8 entradas. A capacidade mínima, em número de flip-flops, desse FPGA deve ser de:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
No circuito acima, o próximo estado QBQA a partir do estado QBQA = 10, com Y = 1, é:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
A figura apresenta um circuito digital e seu correspondente Mapa de Karnaugh. A porta lógica a ser inserida no quadrado pontilhado da figura é:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
O circuito integrado CI 7400, interligado de acordo com a forma mostrada na figura acima, tem, como entradas, as variáveis A e B e, como saída, a variável S. Ele está sendo usado para implementar uma porta do tipo:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
O circuito de figura acima, onde o diodo é considerado ideal, é alimentado pela tensão senoidal, cujo gráfico está mostrado à direita. A forma de onda da corrente resultante i(t) é:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Instituto de Planejamento e Apoio ao Desenvolvimento Tecnológico e Científico (IPAD) - 2006
Na figura abaixo, considere as portas devidamente alimentadas, A, B e C são as variáveis booleanas de entrada e Y a de saída do circuito. Quando a entrada C = 1, é correto afirmar que
Para B = 0 então Y = A.
Para B = 0 então Y = Ā.
Para B = 1 então Y = 1.
Para B = 1 então Y = 0
Para B = 1 então Y = Alta impedância
Engenharia de Telecomunicações - Eletrônica analógica e digital - Instituto de Planejamento e Apoio ao Desenvolvimento Tecnológico e Científico (IPAD) - 2006
O circuito abaixo é composto por portas e flip-flop FF – JK, da família de circuitos integrados TTL. Considere os integrados devidamente alimentados e os FF ativados na descida do pulso de clock. A linha de "partida" está normalmente no nível lógico 1 (um). Após ser fornecido um pulso negativo na linha de partida e mantendo-se a linha X no nível lógico zero (X=0), é correto afirmar que a forma de onda de saída (Z) até o quinto pulso de clock será aquela apresentada no diagrama temporal correspondente à linha:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Instituto de Planejamento e Apoio ao Desenvolvimento Tecnológico e Científico (IPAD) - 2006
O circuito abaixo é um contador composto por FF – JK da família de circuitos integrados TTL. Considere os FF devidamente alimentados e ativados na descida do pulso de clock. Considere, também, que a saída do contador será um número decimal correspondente ao binário QC QB QA, sendo QA o bit menos significativo e que a linha de "partida" está normalmente no nível lógico 1 (um). Após ser fornecido um pulso negativo na linha de partida, é correto afirmar que enviando uma seqüência de pulsos na linha de clock, esse contador segue a seqüência de estado:
0 - 1 - 2 - 3 - 4 - 5 - 0....
0 - 1 - 3 - 5 - 7 - 2 - 0...
0 - 1 - 3 - 7 - 6 - 4 - 0.
0 - 4 - 3 - 2 - 1 - 3 - 0...
0 - 4 - 6 - 2 - 1 - 3 - 0....
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...