Questões de Engenharia Eletrônica do ano 2002

Lista completa de Questões de Engenharia Eletrônica do ano 2002 para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.

O circuito abaixo é um amplificador diferencial, alimentado por fontes simétricas +12 V e -12 V CC. Todos os resistores são de 1 kilo Ohms, o diodo Zener é de 8,6 V e os transistores são idênticos e de silício, com módulo de Vbe = 0,6 V, e os parâmetros "hfe" muito grandes, de modo que as correntes de base podem ser desprezadas.

  • A.

    3,6 V

  • B.

    – 3,6 V

  • C.

    – 8,6 V

  • D.

    + 11,4 V

  • E.

    + 21,4 V

"A", "B", e "C" são saídas "Q" de um contador binário assíncrono, realizado com flip - flops J-K, com J=K=1 (lógico), acionado por um relógio que gera 1 (um) pulso por segundo. Queremos seqüencialmente gerar o trem de pulsos abaixo

Devemos realizar com "A", "B", e "C" a seguinte função lógica "F ", que será a saída do trem de pulsos

  • A.

    F = A . B . C

  • B.
  • C.
  • D.
  • E.

    F = A + C

O circuito abaixo foi implementado com técnica CMOS, com as simbologias indicadas (S-source; G-gate e D-drain). Sendo A e B as entradas e S a saída, podemos concluir, pela análise do circuito, que ele se comporta como uma função:

  • A.

    NÃO-OU

  • B.

    NÃO-E

  • C.

    E

  • D.

    OU

  • E.

    OU-EXCLUSIVO

O circuito lógico aritmético apresentado neste item, com entradas A e B e saídas S e E, é um:

  • A.

    somador de A e B

  • B.

    meio somador de A e B

  • C.

    multiplicador de A e B

  • D.

    meio subtrator de A e B

  • E.

    meio multiplicador de A e B

O circuito abaixo é de um oscilador conhecido pelo nome de Oscilador Colpits. As capacitâncias do transistor e as parasitas são desprezadas e as condições de oscilação foram todas satisfeitas. A indutância do indutor do circuito da rede é de 1 (um) micro Henry e os capacitores, da mesma rede, são de 200 pico Farads. Assim, pode-se afirmar que o circuito oscilará, aproximadamente, em:

  • A.

    10 MHz

  • B.

    108 rad/s

  • C.

    108 Hz

  • D.

    109 rad/s

  • E.

    109 rad/s

No circuito representado no diagrama de blocos abaixo, que é usado em um PLL, "I" é um circuito defasador de + 90º, "X" é circuito multiplicador de quatro quadrantes, "PB" é um filtro passa-baixa, que tem um pólo em = 10 rad/s, e A (t) = sen (104 . t + ) e B (t) = sen 104 . t , os sinais de entrada. Podemos desse modo afirmar que a saída S (t) é, muito aproximadamente, a função:

  • A.
  • B.
  • C.
  • D.
  • E.

O diagrama esquemático em blocos abaixo é um tipo comum de conversor Analógico/Digital, que usa um conversor Digital/Analógico e outros circuitos associados. A numeração correta dos blocos segundo a sua função é:

  • A.

    1 - F/F tipo R/S; 2 - conversor D/A; 3 - contador binário; 4 - memórias com F/F tipo J/K; 5 – circuito E.

  • B.

    1 – circuito OU; 2 - conversor D/A; 3 - memórias com F/F tipo J/K; 4 - memória com F/F tipo D; 5 – somador

  • C.

    1 - circuito E; 2 – contador binário; 3 – conversor D/A; memória com F/F tipo D: 5 – comparador diferencial

  • D.

    1 – comparador diferencial; 2 - memória com F/F tipo D; 3 - contador binário; 4 – conversor D/A; 5 – circuito OU.

  • E.

    circuito OU – Exclusivo; 2 - contador binário;3 – multiplexador; 4 - memórias com F/F tipo J/K; 5 - conversor D/A.

O circuito abaixo foi polarizado de forma que não haja distorções por corte, saturação e não linearidades dos transistores, quando for acoplado o sinal senoidal de entrada "E". As reatâncias dos capacitores nas freqüências de operação são desprezíveis. A realimentação do circuito abaixo é do tipo:

  • A.

    tensão – série;

  • B.

    tensão – paralela;

  • C.

    corrente – paralela;

  • D.

    positiva;

  • E.

    corrente – série.

O circuito abaixo é usado como conversor DC-DC e é conhecido por topologia Buck. O gerador de G gera pulsos com amplitudes suficientes para, ora cortar, ora conduzir o MOS-FET. Em relação ao seu funcionamento, pode-se afirmar que

  • A.

    quando o MOS-FET conduzir, o diodo será polarizado inversamente e a fonte DC fornecerá energia para a carga e para o indutor. Quando o MOS-FET cortar, o diodo também não conduzirá e a energia armazenada no campo magnético do indutor produzirá uma alta tensão na carga;

  • B.

    quando o MOS-FET conduzir, o diodo será polarizado inversamente e a fonte DC fornecerá energia para a carga e para o indutor. Quando o MOS-FET cortar, o diodo conduzirá, e a energia armazenada no campo magnético do indutor será transferida para a carga

  • C.

    quando o MOS-FET conduzir, a corrente pulsante será filtrada, produzindo na carga uma tensão contínua, que será maior que a tensão de alimentação

  • D.

    quando o MOS-FET conduzir, a tensão VL (t) = L desenvolvida no indutor, que será de polaridade inversa à da tensão DC, fará o diodo conduzir, produzindo uma tensão negativa na carga, em relação ao ponto de aterramento;

  • E.

    quando o MOS-FET cortar, a tensão negativa armazenada no capacitor fará o diodo conduzir, produzindo uma oscilação no circuito LC, e a tensão na carga será maior que a de entrada

Um rádio digital usa uma Freqüência Intermediária (FI) de 140 MHz com modulação 16 QAM, para a transmissão de bits de dados, a uma taxa 4.0 Mbps. Antes da modulação os bits são conformados pela função RRC (Raiz Quadrada do Cosseno Levantado), de excesso de banda  = 1,5. A banda total de transmissão, em torno da FI, é de:

  • A.

    1 MHz

  • B.

    1,5 MHz

  • C.

    2,0 MHz

  • D.

    4,0 MHz

  • E.

    6,0 MHz

Provas e Concursos

O Provas e Concursos é um banco de dados de questões de concursos públicos organizadas por matéria, assunto, ano, banca organizadora, etc

{TITLE}

{CONTENT}

{TITLE}

{CONTENT}
Provas e Concursos
0%
Aguarde, enviando solicitação!

Aguarde, enviando solicitação...