Lista completa de Questões sobre Eletrônica analógica e digital para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
No multiplexador acima, C é a entrada de seleção mais significativa. A saída F do multiplexador representa a função:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
A figura acima apresenta um circuito digital, onde A, B, C e D são sinais lógicos de entrada. A expressão booleana correspondente ao sinal F é:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
A tabela-verdade a seguir representa a função lógica f de um circuito combinacional, onde A, B e C são entradas.
Utilizando a técnica de minimização através de Mapas de Karnaugh, a expressão mínima de f é:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
O circuito retificador para uso em fontes de alimentação AC/DC, mostrado na figura acima, utiliza uma ponte de 4 diodos que operam em CORTE e CONDUÇÃO. No instante em que o semiciclo negativo da tensão senoidal está aplicado na ponte, estarão conduzindo apenas os diodos:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Observe a figura abaixo.
Dispondo apenas de circuitos integrados 74LS01, que possuem quatro portas NAND com duas entradas, o número mínimo necessário destas portas para implementar a função EXNOR ilustrada é:3
4
5
6
7
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Considere a figura abaixo.
− 80
−100
−120
−150
−180
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Uma placa de conversão Analógico/Digital (A/D) exige que o sinal analógico, em sua entrada, seja limitado entre −2 V e +2 V. A conversão é feita numa taxa de amostragem de 12,8 kHz e 8 bits por amostra. A diferença entre os níveis de quantização, em mV, nesta conversão, será de aproximadamente:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Considere a figura abaixo.
O circuito ilustrado na figura apresenta uma máquina de estados, onde Q2 representa o bit mais significativo e 1 o nível lógico alto. O estado inicial é (0)10, obtido pela ativação do sinal de clear. Os próximos três estados desta máquina, representados na base 10, são:
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Considere a figura a seguir.
A figura mostra parte de um circuito digital somador/subtrator de 1 bit, onde X, Y, Z, SUB e C são variáveis booleanas que assumem níveis lógicos 0 e 1. A expressão simplificada para a saída C, quando SUB vale 1, é
Engenharia de Telecomunicações - Eletrônica analógica e digital - Fundação CESGRANRIO (CESGRANRIO) - 2006
Observe a figura abaixo.
Um amperímetro, formado por um galvanômetro A de bobina móvel, com resistência interna de 10 e uma resistência shunt Rs, opera na escala linear de 0 a 400 mA. Um voltímetro, formado também por um galvanômetro V de bobina móvel, com resistência interna de 50 e uma resistência multiplicadora Rm, opera na escala linear de 0 a 120 V. Os dois medidores estão conectados na configuração mostrada na figura. Uma tensão de 320V CC é aplicada entre os terminais B e C e observa-se que os ponteiros dos dois galvanômetros se posicionam exatamente no meio de suas escalas. Os valores, em ohms, de Rs e Rm, respectivamente
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...