Lista completa de Questões de Engenharia Elétrica do ano 2009 para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
Com relação à álgebra booleana, julgue os próximos itens.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
Com relação à álgebra booleana, julgue os próximos itens.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
A respeito de contadores e registradores, julgue os itens seguintes.
O flip-flop, durante o período que a entrada clock for igual a zero, armazena apenas um bit (saída Q). Para guardar informação de mais de um bit, pode-se utilizar um sistema denominado registrador de deslocamento.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
A respeito de contadores e registradores, julgue os itens seguintes.
Contadores são circuitos digitais que variam os seus estados, sob o comando de um clock, de acordo com uma sequência predeterminada. Esses circuitos podem ser utilizados para contagens, geração de palavras, divisão de frequência, medição de frequência e tempo, geração de formas de onda e conversão de sinal analógico para digital.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
A figura acima representa um flip-flop RS básico, construído a partir de portas NÃO-E (NE) e inversores. No circuito, as variáveis de entrada são S e R e Q representa a saída anterior (Qa) à aplicação das entradas.
Considerando essas informações, julgue os itens que se seguem.
A saída que o flip-flop irá assumir (após a aplicação das entradas) depende somente das entradas S e R.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
A figura acima representa um flip-flop RS básico, construído a partir de portas NÃO-E (NE) e inversores. No circuito, as variáveis de entrada são S e R e Q representa a saída anterior (Qa) à aplicação das entradas.
Considerando essas informações, julgue os itens que se seguem.
A situação quando S = 1 e R = 1 não poderá ser permitida na entrada, porque forçaria o flip-flop a assumir um estado de saída no qual Q teria que ser igual à saída complementar
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
A respeito do código BCD (binary coded decimal) 8421, julgue o item subsequente.
O número de dígitos binários que esse código possui é igual ao número de bits do código sendo, para esse caso em particular, igual a 4 bits.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
Considerando que o acionamento de determinado mecanismo dependa do valor lógico assumido pela variável S no circuito lógico acima ilustrado; que o sinal de saída, por sua vez, dependa de três entradas lógicas A, B e C, conforme mostrado nesse circuito lógico; e que o mecanismo seja acionado sempre que S estiver no nível 1 e desligado quando a variável estiver em zero, é correto afirmar que o mecanismo será acionado somente quando as variáveis de entrada A, B e C assumirem, respectivamente, os valores
0, 1 e 0.
1, 1 e 1.
0, 0 e 1.
1, 1 e 0.
Engenharia Elétrica - Eletrônica digital - Centro de Seleção e de Promoção de Eventos UnB (CESPE) - 2009
Um sinal de comunicação, para chegar ao receptor, percorre determinado trajeto, entre os vários possíveis. As rotas podem ser simuladas por meio de um circuito com chaves de dois estados, como mostra a figura seguinte. A comunicação por uma chave somente é possível quando esta se encontra na posição fechada.
Considerando que o estado de cada chave é variável lógica, a função lógica que indica o estado do sistema de transmissão relativo a todas as opções de trajetos, o qual permitirá, ou não, a comunicação entre emissor e receptor, é representada por
EF+ABF+DF.
EF+A(BC+D)F.
E+F+ABF+DF.
EF+AC+ADF.
Na figura acima, é mostrada uma parte de um programa de um controlador lógico programável (CLP), em linguagem LADDER. A expressão booleana correspondente à saída S é
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...