Questões sobre Eletrônica analógica e digital

Lista completa de Questões sobre Eletrônica analógica e digital para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.

Escolha a alternativa que complete corretamente a seguinte afirmação: “A função lógica ___________ e a __________ implementam a mesma lógica entre os sinais A, B, C e D, uma vez que a segunda é uma simplificação da primeira.

  • A.
  • B.
  • C.
  • D.
  • E.

Considere um circuito combinacional decodificador que aceita 32 combinações diferentes de entrada. Para esse circuito, o número de entradas e saídas é, respectivamente,

  • A. 32 e 32.
  • B. 32 e 5.
  • C. 5 e 37.
  • D. 32 e 27.
  • E. 5 e 32.

  • A. baixo; baixo; alto; alto.
  • B. baixo; alto; alto; baixo.
  • C. alto; alto; baixo; baixo.
  • D. alto; baixo; baixo; baixo.
  • E. baixo; alto; baixo; alto.

O número de flip-flops tipo D necessários para se construir um contador Johnson com módulo 16 é

  • A. 16.
  • B. 4.
  • C. 8.
  • D. 32.
  • E. 12.

Tendo em vista o fluxo de implementação de um projeto digital de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), pode-se afirmar que o processo de “Floorplanning”

  • A. prepara a região do chip que será utilizada para implementar os módulos do projeto.
  • B. verifica os requisitos de desempenho de todos os sinais do circuito com relação ao tempo de propagação entre os módulos.
  • C. realiza a distribuição dos blocos de um circuito ao longo do chip, definindo a localização dos pinos de entrada e saída e de alimentação.
  • D. define o tipo de recobrimento utilizado na estrutura do chip.
  • E. planeja a distribuição de consumo ao longo da superfície do chip, buscando a uniformização na distribuição de potência.

No projeto de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), o processo de realizar as conexões entre os módulos e entre as células lógicas, de forma que os sinais possam trafegar de acordo com os requisitos de tempo, chama-se

  • A. Floorplanning.
  • B. Posicionamento.
  • C. Síntese de conexão.
  • D. Roteamento.
  • E. Static Timing Analysis.

Ao se definir em um projeto de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”) as interconexões dos sinais de relógio (clock), um dos problemas a ser resolvido é o chamado “clock skew”. Dentro desse contexto, analise as asserções a seguir e assinale a opção correta:

I - O “clock skew” ocorre devido à diferença de tamanho dos percursos que o sinal de clock percorre antes de alimentar as células lógicas de um circuito.

II - Na realização das interconexões do sinal de clock de um projeto de um ASIC, podem ser inseridos buffers especiais controlando o atraso inserido em cada linha da árvore de clock.

  • A. As duas asserções são verdadeiras, e a segunda é uma solução correta para o problema apresentado na primeira.
  • B. As duas asserções são verdadeiras, mas a segunda não é uma solução correta para o problema apresentado na primeira.
  • C. A primeira asserção é uma proposição verdadeira, e a segunda é uma proposição falsa.
  • D. A primeira asserção é uma proposição falsa, e a segunda é uma proposição verdadeira.
  • E. Tanto a primeira como a segunda asserções são falsas.
Provas e Concursos

O Provas e Concursos é um banco de dados de questões de concursos públicos organizadas por matéria, assunto, ano, banca organizadora, etc

{TITLE}

{CONTENT}

{TITLE}

{CONTENT}
Provas e Concursos
0%
Aguarde, enviando solicitação!

Aguarde, enviando solicitação...