Lista completa de Questões de Engenharia de Telecomunicações da FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Engenharia de Telecomunicações - Processamento de sinal - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
A Malha Amarrada por Fase (PLL Phase Locked Loop) é um circuito integrado analógico utilizado numa ampla variedade de aplicações como, por exemplo, decodificadores FSK. Sobre os PLL, NÃO é correto afirmar que
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Considerando as etapas básicas do processo de fabricação CMOS (Complementary Metal-Oxide-Semiconductor) cavidade n, a etapa ou passo na qual são definidas as regiões ativas do dispositivo CMOS chama-se:
Engenharia de Telecomunicações - Dispositivos Eletrônicos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Os disparos parasitários ou latch-ups constituem um tipo particular de curto-circuito criado inadvertidamente em circuitos integrados pelo estabelecimento de um caminho de baixa impedância entre os trilhos de alimentação do circuito do MOSFET (transistor de efeito de campo tipo metal-óxido-semicondutor). A estrutura parasita estabelecida pelo latch-up é equivalente ao seguinte tiristor:
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
A linguagem VerilogAMS HDL (Analog and Mixed-Signal Extensions to Verilog Hardware Description Language) estende as características de uma linguagem de modelagem digital para prover uma linguagem unificada com semânticas analógicas e digitais e com compatibilidade retroativa. A respeito da linguagem VerilogAMS HDL, a afirmação FALSA é que contém as informações de que
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Considere a operação do software Analog Design Environment a partir da sua janela principal. Deseja-se configurar um estímulo a um circuito. Sobre essa ação, considere as alternativas abaixo. A alternativa FALSA é a que diz que
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
A única diferença entre os flip-flops JK e RS, no que concerne ao seu funcionamento, consiste no fato de que
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
As seguintes assertivas constituem características comuns aos contadores síncronos em anel e em anel torcido ou de Johnson, EXCETO:
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Quatro flip-flops JK estão conectados em cascata por suas saídas Q, com suas entradas J e K constantes em nível alto. Se a frequência de relógio no primeiro flip-flop é de 400 kHz e se a entrada de relógio nos flip-flops é invertida, a frequência de saída é igual a
Engenharia de Telecomunicações - Eletrônica analógica e digital - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
A função da entrada ENABLE (habilitar) em um circuito integrado multiplexador é a de
{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...