Lista completa de Questões de Engenharia Elétrica da FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) para resolução totalmente grátis. Selecione os assuntos no filtro de questões e comece a resolver exercícios.
Engenharia Elétrica - Circuitos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Engenharia Elétrica - Dispositivos Eletrônicos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Um transistor MOS apresenta um tipo de corrente conhecida como corrente sublimiar. Quanto a esta corrente, analise as sentenças a seguir para um NMOSFET:
I) A corrente sublimiar é a corrente entre dreno e fonte (IDS) quando o valor da tensão entre porta e fonte (VGS) é menor que a tensão de limiar (Vt). II) A corrente sublimiar é sempre nula. III) Para valores de VGS menores que Vt, porém próximos a este último, pode-se afirmar que a corrente sublimiar é relacionada a VGS de forma exponencial. Estão corretas as sentenças:Engenharia Elétrica - Circuitos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Engenharia Elétrica - Dispositivos Eletrônicos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Para a caracterização de transistores MOS, uma ferramenta importante são as curvas IDS x VDS. Com relação a estas curvas, analise as seguintes sentenças:
I) Para levantamento destas curvas, o valor da tensão entre porta e fonte (VGS) deve sempre ser nulo. II) A caracterização através destas curvas é feita através da variação da corrente entre dreno e fonte (IDS) e medição da tensão entre dreno e fonte (VDS) para um valor fixo de VGS. III) Estas curvas são obtidas para diversos valores de VGS e traçadas em um único gráfico, permitindo a análise do comportamento do transistor para diferentes tensões de porta. Estão corretas as sentenças:Engenharia Elétrica - Eletrônica Analógica - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Considere um estágio de saída de potência com ganho unitário, tensão do sinal de saída VS = 5 V e nível médio de ruído na saída Vn = 0,5 V. Suponha que esse estágio de potência seja precedido por um estágio para pequenos sinais com ganho de 100 e que seja aplicada uma malha de realimentação com fator β unitário. Caso VS e Vn permaneçam inalterados com a realimentação, verificar-se-á que a variação na relação sinal-ruído da tensão de saída do estágio de potência será de
Engenharia Elétrica - Dispositivos Eletrônicos - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Ao realizar alguns testes em um transistor MOS desconhecido, um engenheiro conectou o terminal fonte ao terra e o terminal dreno a uma tensão positiva de forma que VDS>0. O terminal de porta também foi aterrado, fazendo VGS = 0. Variando VDS, conseguiu medir diferentes valores de corrente entre dreno e fonte (IDS), encontrando uma curva esperada para transistores MOS. Com estas informações, é possível afirmar que este transistor:
Engenharia Elétrica - Eletrônica Analógica - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Seja um estágio de saída classe B que fornece 40,5 W para uma carga de 9 Ω. Sabe-se que a tensão provida pela fonte de alimentação possui valor igual à tensão de pico de saída a fim de evitar a saturação dos transistores do circuito. Pode-se afirmar que o rendimento da conversão de potência e a potência máxima dissipada em cada transistor para operação segura são, respectivamente, iguais a (utilize π = 3 nos cálculos)
Engenharia Elétrica - Eletrônica Analógica - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Na fabricação de circuitos integrados, algumas estruturas de teste podem ser usadas para avaliação do processo. Analise as sentenças a seguir: I) Para a correta avaliação do processo de fabricação de um CI, é sempre necessário realizar a caracterização de um componente eletrônico. II) É possível caracterizar partes de um processo de fabricação de CIs por meio de estruturas de teste visual. III) Estruturas de inspeção visual têm como objetivo a avaliação exclusivamente qualitativa. Estão corretas as sentenças:
Engenharia Elétrica - Eletrônica Analógica - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Avalie as assertivas a seguir sobre estruturas de teste para avaliação de processos de fabricação de circuitos integrados:
I) Um exemplo de estrutura de inspeção visual é o conjunto de linhas. II) Para realização de testes com conjunto de linhas, são colocadas linhas nas direções x e y do wafer a ser testado. III) Os conjuntos de linhas podem ser feitos de forma que o período seja constante, mas a largura da linha seja diminuída; o período seja constante, mas a distância entre linhas seja diminuída; ou tanto linha quanto distância entre linhas são diminuídas alterando assim a periodicidade das linhas. Estão corretas as assertivas:Engenharia Elétrica - Princípios de Ciências dos Materiais - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) - 2012
Para medida de resistência de um material a ser caracterizado, pode ser utilizada uma estrutura formada por uma linha do material com contatos metálicos nos 2 (dois) terminais das extremidades. Para este tipo de medida, analise as assertivas a seguir:
I) Este tipo de estrutura permite a medição de resistências com precisão. II) A medição com esta estrutura permite minimizar o efeito de resistências parasitárias. Com relação a estas assertivas, pode-se afirmar que:{TITLE}
{CONTENT}
{TITLE}
Aguarde, enviando solicitação...